Hello readers....
Now, I will not to post about tour but
I will to post about some question in bus system (Sistem BUS). Sebenernya ini
adalah tugas dari salah satu dosen ku, tapi lumayanlah buat tambah info kalian
soal TIK (buat kalian yang blm tau aja sihh). Jadi biar kalian gak cuma tau
info tentang holiday aja tapi kalian juga tau tentang info-info lainnya. Biar
makin pinter yaa....
Question :
1. Jelaskan struktur antar
hubungan dan beri contohnya.
2. Bila terlalu banyak modul atau
perangkat dihubungkan pada bus maka akan terjadi penurunan kinerja, sebutkan
penyebabnya?
3. Umumnya perangkat berprioritas
paling rendah memiliki waktu tunggu rata-rata yang paling singkat. Dengan dasar
ini biasanya CPU diberi perioritas tertinggi pada SBI. Sebutkan alasan
perangkat berprioritas 16 memiliki waktu tunggu rata-rata paling rendah?
Dibawah kondisi seperti apa keadaan diatas tidak berlaku?
Answer :
1. Struktur antar hubungan (struktur
interkoneksi) kumpulan lintasan atau saluran dari berbagai modul. Dapat
dikatakan struktur antar hubungan bergantung pada jenis data dan karakteristik
pertukaran data. Yang paling sering digunakan yaitu Sistem BUS. BUS merupakan
lintasan komunikasi antara dua atau lebih komponen komputer yang digunakan
sebagai media transmisi data pada suatu proses. Bus bisa dianggap sebagai
sebuah pipa, dimana pipa atau saluran tersebut digunakan untuk mengirimkan dan
menerima informasi antar alat yang dihubungkannya. Pada sistem komputer, bus
ini termasuk perangkat internal, kecepatan pengiriman informasi melalui bus ini
dilakukan dengan kecepatan tinggi.
Contoh: PCI (Peripheral Component
Interconnect)
USB (Universal Serial Bus)
BUS PCI (Peripheral Component Interconnect)
BUS ISA (Industry Standard Architecture)
2. Penyebab terlalu banyak perangkat
terhubung pada bus yaitu :
a. Semakin besar
delay propagasi untuk mengkoordinasikan penggunaan bus.
b. Antrian
penggunaan bus semakin panjang.
c. Dimungkinkan
habisnya kapasitas transfer bus sehingga memperlambat data.
3. Bus data merupakan jalur yang
berfungsi untuk menyalurkan data dari suatu bagian ke bagian lainnya yang
berisi 8, 16, 32 jalur sinyal paralel atau lebih. Jalur-jalur data bersifat dua
arah (bidirectional). CPU dapat membaca dan mengirim data dari/ke memori atau
port. Banyak perangkat pada sistem yang dihubungkan ke bus data tapi hanya satu
perangkat pada satu saat yang dapat memakainya. Untuk mengatur ini, perangkat
harus mempunyai tiga state (tristate) agar dapat dipasang pada bus data.